- LDO電圧レギュレータ、30 mA、アジャスタブル0.45 V〜0.9 V出力
- 2段階パワーアンプ 28GHz超効率的Dual-Drive™ PA
- アナログフロントエンド:8x 12ビット2 GSPSADCs、4x 12ビット200 MSPS ADCs、TVM、PLL、LDO
- シノプシスが業界初のウルトライーサネットおよびUALink IPソリューションを発表、巨大AIアクセラレータクラスタを接続
- クリプトクワンティックがポスト量子暗号(PQC)向けにQuarkLink IoTデバイスセキュリティプラットフォームをアップグレード
- アラサンがSPMI IP(システム電力管理インタフェース)の即時提供を発表
- 完全なチップ評価をサポートする信頼のルートを持つ理想的な暗号コプロセッサ:PUFccがSESIPおよびPSA Certified™ Level 3 RoTコンポーネント認証を取得
- 誰にでも向けの先進的なパッケージングとチップレット
- 5nmテクノロジーノードで有用なスキューを使用したタイミング最適化技術
- 業界初のウルトライーサネットおよびUALink IPソリューションで大規模AIクラスタを実現
- DisplayPort VIP内のオーディオ輸送
- HDT Bluetooth:高品質オーディオストリーミングの次のステップ
- 単一GPU、XPU、または他のAIアクセラレータだけではAIワークロードの計算要求をサポートできない。数万、そして近い将来、数十万のアクセラレータが共同して処理負荷を共有する必要がある。
- 例えば、Llama3は、事前トレーニングだけでも700TB以上のメモリと16,000のアクセラレータが必要とされる。そして、他のAIモデルと同様に、処理パラメータは4〜6か月ごとに倍増すると予想されている。
- この大規模並列処理と持続的な成長は、AIクラスタを結集し、特にそれら内のすべてのアクセラレータ間でデータを輸送するインターコネクトに莫大な圧力をかける。
- ウルトライーサネットやウルトラアクセラレータリンク(UALink)などの新興規格は、より大規模なAIクラスタ向けに帯域幅が大きく、レイテンシが低いインターコネクトの必要性に対応している。そして、最近発表した業界初のウルトライーサネットとUALink IPソリューションは、大規模AIクラスタのスケーリングを両方に可能にする。
AIの分野での急速な発展に伴い、巨大AIクラスタの機能拡張とスケーリングの重要性が高まっています。新技術や規格の導入が、この課題に対処する上で鍵となるでしょう。
元記事: https://www.design-reuse.com/industryexpertblogs/57170/ultra-ethernet-ualink-ip.html