• TSMC 4nm (N4P) 2.5V Basekit Libraries, multiple metalstacks
  • MIPI D-PHY IP 4.5Gbps in TSMC N7
  • USB 3.0 femtoPHY in TSMC (28nm, 22nm, 16nm, 12nm)
  • TSMC CLN7FFLVT 7nm Deskew PLL – 300MHz-1500MHz
  • Crypto Quantique upgrades QuarkLink IoT device security platform for post-quantum cryptography (PQC)
  • Arasan Announces immediate availability of its SPMI IP (System Power Management Interface)
  • UPMEM selects Semidynamics RISC-V AI IP for Large Language Model Application
  • The Ideal Crypto Coprocessor with Root of Trust to Support Customer Complete Full Chip Evaluation: PUFcc gained SESIP and PSA Certified™ Level 3 RoT Component Certification
  • Advanced Packaging and Chiplets Can Be for Everyone
  • Timing Optimization Technique Using Useful Skew in 5nm Technology Node
  • Audio Transport in DisplayPort VIP
  • HDT Bluetooth: the Next Step in High-Quality Audio Streaming
  • The Future of Technology: Transforming Industrial IoT with Edge AI and AR
  • Collaboration spans interface and memory IP utilizing 2nm gate-all-around BSPDN technology and AI-driven reference flows to facilitate the development of advanced, energy-efficient chips

私の考え:

これらの記事は、半導体産業やIoT、AIなどの最新技術に関するさまざまな情報を提供しています。特に、2nmゲートオールアラウンド技術やAI駆動のリファレンスフローなど、次世代の半導体イノベーションに関連する重要なコラボレーションや技術の進歩が強調されています。これらの技術は、パフォーマンスと効率性の向上に貢献する可能性があり、今後の半導体業界に革新的なソリューションをもたらすことが期待されます。

元記事: https://www.design-reuse.com/news/57167/cadence-rapidus.html